ばらつき対策

二日続けてばらつきの話題を目にしたので,招待します.ひとつはTech-On!でVLSIシンポジウムのレポートとして紹介されている東芝の製造技術の件.閾値電圧のばらつきを46%削減出来たそうですが,残念ながらチップ内ばらつきではありません.すでに量産品に適用さえているそうです.

もうひとつはandoさんのマイコミでのレポートで,SuVoltaのPowerShrinkについてです.こちらではトランジスタ構造の工夫でばらつきを抑えています.加えてボディバイアスの効果も改善できるそうです.富士通セミコンダクターが90nmでSRAMを開発したそうです.

大学これ新た
大学広報
奨学・特待生制度(学園通信46号)
奨学・特待生.pdf
PDFファイル 304.6 KB

イベントカレンダー

 

11月05日 ICCD

11月13日 ICCAD

01月22日 ASP-DAC

01月22日 WAPCO

02月24日 HPCA

03月14日 ISQED

03月19日 DATE

03月24日 ASPLOS

03月26日 SASIMI

04月16日 VLSI-DAT

04月27日 ICCCS

05月23日 GLSVLSI

05月27日 ISCAS

06月02日 ISCA

06月13日 ICS

06月24日 DAC

06月24日 NEWCAS

07月02日 FEDfRo

07月04日 ITC-CSCC

07月04日 TENSYMP

07月08日 ISVLSI

08月05日 MWSCAS

08月29日 DSD

09月30日 ISCIT

10月20日 APCCAS

10月28日 TENCON

12月04日 PRDC