ばらつき対策

二日続けてばらつきの話題を目にしたので,招待します.ひとつはTech-On!でVLSIシンポジウムのレポートとして紹介されている東芝の製造技術の件.閾値電圧のばらつきを46%削減出来たそうですが,残念ながらチップ内ばらつきではありません.すでに量産品に適用さえているそうです.

もうひとつはandoさんのマイコミでのレポートで,SuVoltaのPowerShrinkについてです.こちらではトランジスタ構造の工夫でばらつきを抑えています.加えてボディバイアスの効果も改善できるそうです.富士通セミコンダクターが90nmでSRAMを開発したそうです.

大学これ新た
大学広報
奨学・特待生制度(学園通信46号)
奨学・特待生.pdf
Adobe Acrobat ドキュメント 304.6 KB

イベントカレンダー

 

01月16日 ASP-DAC

01月22日 PRDC

01月23日 HiPEAC

02月04日 HPCA

03月27日 DATE

04月03日 ARCS

04月08日 ASPLOS

06月13日 ICS

09月09日 PACT